1.基尔霍夫定理的内容是什么?
基尔霍夫定理包括电流定律和电压定律。
电流定律:在集总电路中,任何时间从任何节点流出的所有支路电流的代数和总是等于零。
电压定律:在集总电路中,在任何时间和沿着任何回路,所有分支电压的代数和总是等于零。
2.平板电容公式。
3、三极管曲线等最基本的特性。
4.描述反馈电路的概念并列出它们的应用。
5.负反馈类型;
负反馈的优点:
稳定放大;
改变输入电阻——串联负反馈,增加输入电阻;并联负反馈,降低输入电阻;
改变输出电阻——电压负反馈,降低输出电阻;电流负反馈增加输出电阻;
有效扩大放大器的通带;
改善放大器的线性和非线性失真。
6.放大电路频率补偿的目的是什么,有哪些方法?
频率补偿的目的是减少时钟和相位差,并同步输入和输出频率
锁相环频率补偿电路用于许多放大电路
7.频率响应,比如如何稳定,如何改变频率响应曲线。
8.给一个校验运放,相位怎么补偿,补偿后画波特图。
9.基本放大电路的类型,优缺点,特别是广泛采用差分结构的原因。
10.给出一个差分通道,告诉它的输出电压Y+和Y-,并计算共模分量和差模分量。
11.绘制两个不同位置的输入管道。
12.画出运算放大器组成的加、减、微分、积分运算的电路原理图。并画出晶体管级运算放大器电路。
13、用运算放大器组成10倍放大器。
14、给出一个简单的电路,让你分析输出电压的特性,求输出某一点的上升/下降时间。
15.电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C的上电压和R的上电压。需要制作这两个电路输入电压的频谱,判断这两个电路是什么高通滤波器和低通滤波器。当钢筋混凝土
16、有源滤波器和无源滤波器的原理和区别?
如果滤波电路仅由无源元件组成,则成为无源滤波电路。
如果滤波电路由无源元件和有源元件组成,则成为有源滤波电路。
无源滤波电路的通带放大倍数和截止频率随负载变化,往往不符合信号处理的要求。
有源滤波电路一般由RC网络和集成运算放大器组成,因此必须由合适的DC电源供电才能滤波。有源滤波不适合高压大电流负载,只适合信号处理。
通常,DC电源整流后的滤波电路采用无源电路;另外,负载为大电流时,采用LC电路。
17.当时域信号s = v0sin+v1 cos+v2sin通过低通、带通和高通滤波器时,信号表示为。
18.选择阻力应该考虑什么?
19.在互补金属氧化物半导体电路中,为了准确地传输模拟低电平,应该使用单管作为开关管。你用p型管还是n型管来做这个单管?为什么?
20.给出一个由多个mos管组成的电路来计算五点电压。
21.电压源和电流源是集成电路中常用的模块。请画出你所知道的电路结构,简述其优缺点。
22.画出并解释电流偏移的产生电路。
23.史密斯电路,求差分电压。
24、晶体振荡器,似乎给出振荡频率是为了让你要求周期
25.LC正弦波振荡器的三点振荡电路有哪些?分别画出他们的示意图。
变压器反馈振荡电路、电感反馈振荡电路和电容反馈振荡电路
26、什么是VCO,什么参数
27.锁相环有哪些组成部分?
28、锁相环电路组成、振荡器。
29.求PLL的输出频率,给出一个PLL的结构图。
30.如果公司是做高频电子的,可能需要射频知识,调频,鉴频鉴相等。
31.一个电源连接到一条传输线,考虑到传输线没有损耗,画出终端的波形。给出了电源电压波形图,要求画出端子波形图。
32.微波电路的匹配电阻。
33.DAC和ADC的实现方法有哪些?
A/D电路的组成和工作原理。
数字电路
问:四种触发器?区别?
SR触发器:00保持,01设置为1,10设置为0,11不确定
JK触发器:00保持,01置1,10置0,11翻转
t触发器:0保持,1翻转
d触发器:0置零,1置一
问:假设你将设计一个电子电路方案。请简述用EDA软件的设计
包括原理图和PCB图)来调试样机。各个环节需要注意哪些问题?
利用protel 99 SE电路设计和仿真软件
绘制示意图。
检查电气规则并生成ERC测试报告
生成报表,包括:网络表、组件列表、分层项目组织列表、组件对照表、pin列表。
包装每个部件
导入PCB板,设计布线规则,然后布线
生成PCB报告,检查PCB的设计规则。
最后,在铜板上印刷电路。
将印刷电路板放入氯化铁溶液中腐蚀,腐蚀后钻孔,涂上助焊剂后安装。
1.同步电路和异步电路有什么区别?
同步电路意味着电路中的时钟彼此同步。同步的含义不限于同一个时钟,允许多个时钟。这些时钟的周期有多种关系,它们之间的相位关系是固定的。比如10 ns、5 ns、2.5 ns三个时钟的电路就是同步电路。
异步电路是指时钟之间没有倍数关系或者时钟之间的相位关系不固定。例如,5 ns和3 ns时钟是异步的。因此,异步电路只依靠仿真来检查电路是否正确。
异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,但也用于时序电路。此时没有统一的时钟,状态变化的时间不稳定。通常,只有当电路处于稳定状态时,输入信号才会改变。也就是说,允许一次改变一个输入,以避免输入信号之间的竞争风险。电路的稳定性需要可靠的建立时间和保持时间。
同步电路是由时序电路和组合逻辑电路组成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路共享同一个时钟CLK,所有状态变化都在时钟的上升沿完成。比如D触发器,当上升延迟到来时,寄存器将D端的电平传送到Q输出端。
2.什么是同步逻辑和异步逻辑?
同步逻辑是指时钟之间存在固定的因果关系。异步逻辑是时钟之间没有固定的因果关系。
3.什么是“线与”逻辑,实现它对硬件特性有什么具体要求?
线路和逻辑是连接起来实现和功能的两个输出信号。在硬件上,应该用oc门实现,因为没有oc门,吸电流可能太大,逻辑门会烧坏。同时,输出端口应增加一个上拉电阻。
4.什么是设置和滞留时间?
5.设置和滞留之间的时间差。
6.解释建立时间和保持时间的定义以及它们在时钟信号延迟时的变化。
7.解释设置和保持时间违规,绘制图片并解释解决方案。
建立/保持时间是测试芯片在输入信号和时钟信号之间的时间要求。建立时间是指在触发器时钟信号上升沿之前数据稳定的时间。输入信号应在时钟上升沿之前的芯片t时间到达,该t是建立时间。如果不满足建立时间,该时钟不能将数据驱动到触发器中,只有在时钟的下一个上升沿,数据才能被驱动到触发器中。保持时间是指触发器时钟信号上升沿后数据稳定的时间。如果保持时间不够,数据就不能输入触发器。
设置时间和保持时间。建立时间是指数据信号在时钟沿之前需要保持不变的时间。保持时间是指时钟跳变后数据信号需要保持不变的时间。如果设置和保持时间不满足,DFF将无法正确采样数据,并且将出现亚稳态情况。如果时钟沿触发前后的数据信号持续时间超过建立时间和保持时间,则超出部分分别称为建立时间裕量和保持时间裕量。
8.谈谈数字逻辑中对竞争与风险的理解,并举例说明如何消除竞争与风险。
9.竞争冒险是什么现象?如何判断?怎么消除?
在组合电路中,信号通过不同途径到达一个汇合点的时间是先来后到的,这就是所谓的竞争。
竞争导致电路输出瞬时误差的现象叫冒险。它表明在输出端有一个原来设计中没有的窄脉冲,这就是通常所说的毛刺。
只要输出端的逻辑函数在一定条件下可以简化为Y=A+A '或Y=A.A ',就可以判断存在竞争-风险现象。
排除方法:接入滤波电容,引入选通脉冲,修改逻辑设计
10.你知道那些常用的逻辑电平吗?TTL和COMS能不能直接互联?
常见逻辑电平:12V、5V、3.3VTTL和CMOS不能直接互连,因为TTL在0.3-3.6V之间,CMOS在12V-5V之间。CMOS输出可以直接互联到TTL。TTL接CMOS时,需要在输出端口加一个上拉电阻,连接到5V或12V。
11、如何解决亚稳态。
亚稳态是指触发器在指定的时间段内无法达到可验证的状态。当触发器进入sub时
在稳定状态下,不可能预测机组的输出水平,也不可能预测输出何时会稳定在某个正确的水平
去吧。在这个稳定周期内,触发器输出某个中间电平,或者可能处于振荡状态,而这种no
所使用的输出电平可以沿着信号通道上的触发器级联。
12.集成电路设计中同步复位和异步复位的区别。
13.MOORE和MEELEY状态机的特性。
14.多时域设计中如何处理跨时域信号?
15.给定reg的设置、保持时间,找到中间组合逻辑的延迟范围。
延迟<。周期设置-保持
16.时钟周期为t,触发器D1的建立时间最大为t1最大,最小为t1最小。组合逻辑电路的最大延迟
后面的时间是T2max,最小的时间是T2min。D2触发器的建立时间T3和保持时间应该满足什么条件?
17.给出一个通用时序电路图,包括tsetup,tdelay,tck->: Q,以及时钟的延迟,写出判定
确定最大时钟的因子,同时给出表达式。
18.谈谈静态和动态时间序列模拟的优缺点。
19.一个四级Mux,其中第二级信号是如何改善时序的关键信号。
20.给出一个门级图,给出每个门的传输延迟,问关键路径是什么,求输入。
使得输出取决于关键路径。
21、数字电路的逻辑卡诺图简化、定时、触发器有几种、全加器等等。
22、卡诺图写逻辑表达式。
23.简化f = m之和。
24、请显示互补金属氧化物半导体逆变器的结构、布局及其横截面
过程顺利。画出它的转移曲线,并解释
传输曲线各段的PMOS和NMOS的工作区域?
25、要设计一个具有平衡上升和下降时间的互补金属氧化物半导体逆变器,请定义
PMOS和NMOS沟道宽度的比值及解释?
26.为什么标准逆变器中p管的宽长比大于n管?
27.用mos管搭建一个双输入与非门。
请画出cmos 2输入与门的晶体管级原理图
解释哪个输入对输出上升沿的响应更快。.
29、画NOT、NAND、NOR符号、真值表、晶体管级电路。
30.画一个CMOS图,画一个二对一的mux门。
31.异或是通过一个替代多路复用器和一个反相器实现的。
32.画一个y = a * b+c的cmos电路图
33.用逻辑和cmos电路实现ab+cd。
34.画出CMOS电路的晶体管级电路图,实现Y=A*B+C。
35.四选一实现F= xz+yz’。
36.给出一个与非门个数最少的表达式f=xxxx+xxxx+xxxxx+xxxx。
37.给出一个由多个NOT、NOT、NAND、NOR组成的简单原理图,根据输入波形画出每个点的波形。
38.为了实现逻辑或,请选择下列逻辑之一并解释原因
?1)INV 2)AND 3)OR 4) NAND 5)NOR 6)异或答案:NAND
39.用与非门设计全加器。
40.给你两个门分析异同。
41.使用简单电路,当A为输入时,输出B波形为…
42.A、B、C、D、E表决,多数服从少数,输出为F,由与非门实现,输入个数不限。
43.用波形来表示D触发器的功能。
44.用传输门和反相器构建边沿触发器。
45.用逻辑画D触发器。
46.画出DFF的结构图,用verilog实现。
47.画一个CMOS D锁存器的电路图和版图。
48.D触发器和D锁存器的区别。
49.简述锁存器和触发器的异同。
50.LATCH和DFF的概念和区别。
51、锁存器和寄存器的区别,为什么现在用寄存器。如何在行为层面描述中产生闩锁?
52.用D触发器做一个二进制电路。再问什么是状态图。
53.请画出用D触发器实现2倍分频的逻辑电路?
54、如何使用D触发器,以及二分频电路的或非门?
55、16分频需要多少个触发器电路?除以16?
56.设计一个1位加法器,包括触发器和逻辑门、输入进位和电流级以及输出
执行和下一阶段。
57.使用D触发器进行四进制计数。
58.实现N位约翰逊计数器,N=5。
59.用熟悉的设计方法设计一个预置初始值的7位十进制循环计数器。15位小数循环计数器呢?
微电子学)
60、数字电路设计,当然会问Verilog/VHDL,比如设计计数器。
61、BLOCKING和NONBLOCKING赋值的区别。
62.写异步d触发器的verilog模块。
模块dff8;
输入clk
输入复位;
输入d;
输出q;
regq;
总是@
if
q <。= 0;
其他
q <。= d;
末端模块
63、用D触发器实现2倍分频的Verilog描述?
模块divide2;
输入clk,复位;
输出clk _ o;
连线;
reg out
总是@
if
out <。= 0;
其他
out <。= in
赋值in = ~ out
assign clk _ o = out
末端模块
64.可编程逻辑器件在现代电子设计中越来越重要。请问:a)你知道的可编程逻辑器件
有哪些片段?b)尝试VHDL或VERILOG,能够描述8位d触发器逻辑。
可编程逻辑器件,可编程逻辑器件,现场可编程门阵列.
模块dff8;
输入clk
输入复位;
输入d;
输出q;
reg q;
总是@
if
q <。= 0;
其他
q <。= d;
末端模块
65.请描述一下HDL中的四位全加器和5分频电路。
66.用VERILOG或VHDL写一段代码实现十进制计数器。
67.用VERILOG或VHDL写一段代码来消除一个小故障。
68.一个状态机的题目是用verilog实现的.
69.描述交通信号灯的设计。
70.画一个状态机,接受一个1,2,5美分的报纸自动售货机,每张报纸5美分。
71.设计一个自动售货机系统。卖苏打水的话只能放三种硬币,一定要把钱正确拿回来
数数。绘制fsm;用verilog编程,语法要符合fpga设计
的要求。
72、设计一个自动饮料自动售货机,饮料是10美分,硬币是5美分和10美分,并考虑改变:
Draw fsm;用verilog编程,语法要符合fpga设计要求;设计
工程和一般设计过程中可用的工具。
73.画一个可以检测10010个字符串的状态图,并进行verilog。
74.用FSM实现101101的序列检测模块。
a为输入端,B为输出端。如果A的连续输入为1101,B的输出为1,否则为0。
比如A:0001100110110100100100110
b: 0000000000100100000000
请画状态机;用RTL来描述它的状态机。
75.使用verilog/vddl检测流中的特定字符串。
76.用verilog/vhdl编写一个fifo控制器。
77.现有用户需要能够实现以下功能的集成电路产品:y=lnx,其中x
是一个4位二进制整数输入信号。y是二进制十进制输出,要求保留两位小数。电源电压为3~5v假
公司收到项目后,你负责产品的设计,讨论产品的整个设计过程。
78.sram,falsh内存和dram有什么区别?
79.给出单管动态随机存储器的原理图
-14b),问你能做什么提高刷新时间,一共5题,记不清了。
请画一个普通的有6个晶体管的静态随机存取存储器单元的示意图,指出
哪些节点可以存储数据,哪个节点是字线控制?
81.名词:sram,ssram,sdram
82、什么是PC芯片组?
芯片组是主板的核心部件,通常根据主板上的排列位置不同分为北桥芯片和南桥芯片。北桥芯片提供CPU类型和频率、内存类型和最大容量、ISA/PCI/AGP插槽、ECC纠错等支持。南桥芯片支持KBC、RTC、USB、Ultra DMA/33EIDE数据传输模式和ACPI。其中北桥芯片起主导作用,也被称为主桥。
除了最常见的南北桥结构之外,芯片组现在正在向更高级别的加速集线器架构发展。英特尔的8xx系列芯片组就是这种芯片组的代表,它将IDE接口、音效、MODEM、USB等一些子系统直接连接到主芯片上,可以提供两倍于PCI总线的带宽,达到266 MB/s。
EDA 365平台成立于2006年,是中国最大的互联设计专业论坛。EDA365集成了设计工具、实用设计知识、丰富的工程设计经验和测试用例实践等。,为工程师提供设计培训演练、答疑解惑、就业实习、岗位升级、设计外包等专业服务。它是最受欢迎的电子工程师互动社区,专注于提高电子工程师的能力和价值。
1.《华为笔试题 华为硬件工程师笔试题》援引自互联网,旨在传递更多网络信息知识,仅代表作者本人观点,与本网站无关,侵删请联系页脚下方联系方式。
2.《华为笔试题 华为硬件工程师笔试题》仅供读者参考,本网站未对该内容进行证实,对其原创性、真实性、完整性、及时性不作任何保证。
3.文章转载时请保留本站内容来源地址,https://www.lu-xu.com/tiyu/1670669.html